北陸先端科学技術大学院大学 [JAIST] - 研究者総覧
現在ページ トップページ 検索結果> 研究者紹介

研究者紹介

研究室
情報研究棟IS Building II 4F
TEL:0761-51-1274
 

Japanese

リポジトリ公開資料

共同研究等のお問い合わせは, 産学官連携総合推進センター

 

 

ZHANG, Renyuan (ジャン レン ユアン) 助教
情報科学系、セキュリティ・ネットワーク領域

■学位

同済大学学士(工学)(2007), 早稲田大学修士(工学)(2010), 東京大学博士(工学)(2013)

■研究業績

◇発表論文

  • Robust and Low-Power Digitally-Programmable-Delay-Element Designs Employing Neuron-MOS Mechanism,R. Zhang, and M. Kaneko,ACM Tran. Des. Autom. Electron. Syst. (TODAES),to appear, 2015
  • A Feasibility Study of Quaternary FPGA Designs by Implementing Neuron-MOS Mechanism,R. Zhang, and M. Kaneko,IEEE Int. Symp. Circ.s and Syst.s, (ISCAS), Lisbon, Portugal,pp. 942-945,2015/05/25
  • A Quaternary Master-Slave Flip-Flop with Multiple Functions for Multi-Valued Logics,R. Zhang, and M. Kaneko,the 19th Workshop on Synthesis and System Integration of Mixed Information Technologies, Yilan, Taiwan,pp. 193-198,2015/03/16

全件表示

■賞等

  • 電気学会技術委員会奨励賞,電気学会,2015
  • 平成21年演算増幅器設計コンテスト (電源電圧変動除去比・出力電圧範囲・位相余裕 部門) 第3位,東京工業大学-平成20年演算増幅器設計コンテスト審査委員会,2009
  • 平成20年演算増幅器設計コンテスト (位相余裕・占有面積・消費電流・同相除去比・電源電圧 部門) 第2位,東京工業大学-平成20年演算増幅器設計コンテスト審査委員会,2008