佐藤幸紀

さとうゆきのり 博士(情報科学)

YukinoriSatoPic

所属

2015 – 東京工業大学 学術国際情報センター 特任講師

2007 – 2015 北陸先端科学技術大学院大学 情報社会基盤研究センター 助教

経歴

1978年9月生まれ、東北大学工学士(2001)、東北大学修士(情報科学)(2003)、東北大学博士(情報科学)(2006)

専門分野

計算機アーキテクチャ、計算機システム、高性能計算、スーパーコンピュータ

進行中の研究プロジェクト
  • メモリ階層に対応するダイナミックコンパイレーション技術の研究開発
  • ビッグデータ処理を加速するデータ駆動型カスタムパイプライン処理方式の研究開発
主な業績
社会活動
  • 文部科学省 科学技術政策研究所 科学技術動向研究センター 科学技術専門家ネットワーク 専門調査員 2013-2016年度
  • 電子情報通信学会 リコンフィギャラブルシステム研究会 専門委員 2015年5月~ 現在
  • 情報処理学会システムアーキテクチャ研究会 運営委員 2014年4月- 2016年3月
  • サイエンティフィック・システム研究会,マルチコアクラスタ性能WG推進委員,2011年4月- 2013年5月
  • 情報処理学会ハイパフォーマンスコンピューティング研究会 運営委員,2007 – 2010年度
  • 石川県公安委員会,不正アクセス行為の事例分析,2007 –
国際/国内会議主催状況

国際ワークショップ開催

  • International Workshop on Software Engineering for Parallel Systems, SEPS (2015-2016: Workshop Co-Organizers). [link]

プログラム委員長

  • International Workshop on Highly Efficient Accelerators and Reconfigurable Technologies (HEART), with David Thomas (Imperial College) and Najjar Walid (UC Riverside) 2012.

編集委員

  • IEICE Transactions on Electronics. Special Section on “Low-Power and High-Speed Chips” (July 2015 Issue, and Aug 2016 Issue), Guest Associate Editor.
  • 情報処理学会 ACS論文誌編集委員 2013年度- [link]

組織委員

  • 第14回情報科学技術フォーラム(FIT), 2015. FIT2015研究会担当委員 (ARC担当) [link]
  • International Symposium on Highly Efficient Accelerators and Reconfigurable Technologies (HEART) 2014, Finance chair. [link]
  • IEEE Symposium on Low-Power and High-Speed Chips (COOL Chips). 2016: Registration Co-Chair, 2010-2015: Web manager [link]
  • International Conference on Field-Programmable Technology (ICFPT) 2013, Web chair. [link]
  • 第2回 ARC/CPSY/RECONF 高性能コンピュータシステム設計コンテスト 2014年, 実行委員会 副委員長. [link]  ポスターセッション 座長. [link]
  • 次世代 RHW 創造研究会 JACORN2014, 組織委員長 [link]
  • メモリプラスワークショップ, 2014年9月17日, JAIST 品川サテライト, JST CREST研究チームとして主催(遠藤敏夫代表, 佐藤幸紀,緑川博子)
  • 電子情報通信学会 リコンフィギャラブルシステム研究会 2013年9月研究会 会場世話人 [link]
  • 2010年並列/分散/協調処理に関する『金沢』サマー・ワークショップ(SWoPP金沢2010),組織委員(現地調査担当) [link]
  • HPCワークショップ金沢2013(JAIST情報センター、JAISTシミュレーションセンター、クレイジャパンの共催), JAIST運営側のリーダー. [link]
  • HPCワークショップ金沢2009(JAIST情報センター、クレイジャパンの共催), JAIST運営側のリーダー. [link]

プログラム委員

  • IEEE International Conference on Parallel and Distributed Systems, ICPADS (2016, PC Member)
  • International Symposium on Computing and Networking, CANDAR (2015-2016, PC member)
  • International Conference for High Performance Computing, Networking, Storage, and Analysis, SC15 (Birds-of-a-Feather (BOF) Programming Languages Committee Member)
  • International Symposium on Applied Reconfigurable Computing (ARC), 2012-2015. [link]
  • Annual Meeting on Advanced Computing System and Infrastructure (ACSI), 2015. [link]
  • The International Conference on Field-Programmable Technology (ICFPT), 2014. [link]
  • International Symposium on Highly Efficient Accelerators and Reconfigurable Technologies (HEART), 2013. [link]
  • IEEE Symposium on Low-Power and High-Speed Chips (COOL Chips), 2008-2009. [link]
  • Workshop on Infrastructures for Software/Hardware co-design (WISH), 2010. [link]
  • IEICE International Workshop on Advances in Networking and Computing (WANC), 2013-2014. [link]
  • 先進的計算基盤システムシンポジウム (SACSIS), 2012-2013. [link]
  • First International Workshop on Software Technologies for Future Dependable Distributed Systems 2009.

論文誌査読等

  • IEEE Transactions on Parallel and Distributed Systems, Reviewer. [link]
  • IEEE Transactions on Circuits and Systems for Video Technology, Reviewer. [link]
  • IEEE Micro, Reviewer, COOL Chips Special Issue, 2009. [link]
  • Elsevier Journal of Systems and Software, Reviewer
  • Elsevier Journal of Microprocessors and Microsystems, Reviewer
  • IEICE Transactions on Information and Systems, Reviewer. [link]
  • IEICE Transactions on Electronics, Reviewer. [link]
  • IEICE Transactions on Transactions on Fundamentals of Electronics, Communications and Computer Sciences, Reviewer
  • Interdisciplinary Information Sciences誌, 査読協力, 2009 [link]
  • 電子情報通信学会, 和文論文誌D査読委員. [link]
  • 情報処理学会 ACS論文誌査読委員

国際会議査読

  • ACM International Symposium on High-Performance Parallel and Distributed Computing (HPDC) 2016, Second reviewer
  • IEEE International Conference on Parallel Processing (ICPP) 2015, Subreviewer
  • IEEE International Conference on Application-specific Systems, Architectures and Processors, Secondary Reviewer, 2010, 2013. [link]
  • IEEE Circuit and Systems Society,7th Int’l Symp. on Communications and Information Technologies 2007, Reviewer.
  • 情報処理学会 2010年ハイパフォーマンスコンピューティングと計算科学シンポジウム, 査読協力者 [link]
  • 情報処理学会,先進的計算基盤システムシンポジウム SACSIS, 査読協力者(2010, 2009, 2008, 2007年)[link]
所属学会
  • 自動チューニング研究会,会員,2013-
  • 電子情報通信学会,会員,2008-
  • 情報処理学会,会員,2004-
  • ACM, Member, 2002-
  • IEEE, Member, 2001-

プレスリリース等
これまでの主な研究プロジェクト
  • 文部科学省 HPCI FS 将来のHPCIシステムのあり方の調査研究 「高メモリバンド幅アプリケーションに適したHPCIシステムのあり方の調査研究」(東北大学チーム)に研究者として参加
  • サイエンティフィック・システム研究会,マルチコアクラスタ性能WG 推進委員,2012/10 – 2013/05 マルチコアクラスタ性能WG 成果報告書「実践、アプリ高速化に向けて」 2013-05-10発行
  • 戦略的高性能計算システム開発に関するワークショップ(SDHPC)に参加し、HPCI 技術ロードマップ白書と今後のHPCI技術開発に関する報告書ハードウェア分野(2012 年3 月)の執筆者・協力者を担当
  • 独立行政法人 情報通信研究機構 「革新的な三次元映像技術による超臨場感コミュニケーション技術の研究開発 課題ウ 五感コミュニケーションの中核的要素技術, 課題ウ-1 FPGAによる音響レンダラーのハードウェア実装技術の研究開発」, 平成21年度-平成24年度, 研究者として参加
  • 文部科学省科学研究費補助金 若手研究(B),H21年度-H23年度, リアルタイム依存解析による実用的な並列命令処理方式の構築
国際学術共同研究
外部資金獲得状況
  • JST CREST 「ポストペタスケール時代のメモリ階層の深化に対応するソフトウェア技術」,主たる共同研究者,佐藤グループ:メモリ階層対応ダイナミックコンパイレーション技術の研究開発,H24年10月よりH27年3月まで, 31,450千円(佐藤グループ直接経費)
  • 文部科学省科学研究費補助金
    1. 挑戦的萌芽研究, H26年度-H28年度, ビッグデータ処理を加速するデータ駆動型カスタムパイプライン処理方式の研究開発, 研究代表者, 2,800千円(直接経費)
    2. 若手研究(B),H21年度-H23年度, リアルタイム依存解析による実用的な並列命令処理方式の構築, 研究代表者, 3,200千円(直接経費)
    3. 基盤研究(C), H20年度-H22年度, デジタル著作物の適正流通を支援する電子指紋の超高速検出と実時間検索,研究分担者
    4. 基盤研究(B), H18年度-H20年度, ハードウェア・ソフトウェア協調型高効率マルチスレッドスケジューリングに関する研究, 研究分担者, H20年度- 連携研究者
  • その他の外部資金
    1. 独立行政法人 情報通信研究機構 「革新的な三次元映像技術による超臨場感コミュニケーション技術の研究開発 課題ウ 五感コミュニケーションの中核的要素技術, 課題ウ-1 FPGAによる音響レンダラーのハードウェア実装技術の研究開発」 (実施責任者 北陸先端大 井口寧), 平成21年度-平成24年度, 研究者として参加
    2. 北陸先端科学技術大学院大学・日立情報通信エンジニアリング株式会社 共同研究 (井口寧(代表)、佐藤幸紀、大湊毅), 平成19年度, 共同研究経費 500,000円